XCZU11EG-3FFVC1760E integrerer funktion Rich 64 Bit Quad Core eller Dual Core Arm i en enkelt enhed ® Cortex-A53-behandlingssystem og programmerbar logisk ultrascale arkitektur baseret på dobbelt kernearm Cortex-R5F. Derudover inkluderer det også on-chip hukommelse, udvendige hukommelsesgrænseflader med flere port og rige perifere forbindelsesgrænseflader.
XCZU47DR-L2FFVG1517I Xilinx XC7A100T-2FGG676I kan opnå højere omkostningseffektivitet i flere aspekter, herunder logik, signalbehandling, indlejret hukommelse, LVDS I/O, hukommelsesgrænseflader og transceivere. Artix-7 FPGA'er er perfekte til omkostningsfølsomme applikationer, der kræver avanceret funktionalitet.
XCZU15EG-2FFVB1156I-chip er udstyret med 26,2 Mbit-indlejret hukommelse og 352 input/output-terminaler. 24 DSP -transceiver, der er i stand til stabil drift ved 2400 mt/s. Der er også 4 10G SFP+fiberoptiske grænseflader, 4 40G QSFP fiberoptiske grænseflader, 1 USB 3.0 -interface, 1 Gigabit -netværksgrænseflade og 1 DP -interface. Bestyrelsen har en selvkontrolkraft på rækkefølge og understøtter flere opstarttilstand
Som medlem af FPGA-chippen har XCVU9P-2FLGA2104I 2304 programmerbare logiske enheder (PLS) og 150 MB intern hukommelse, hvilket giver en urfrekvens på op til 1,5 GHz. Leverede 416 input/output pins og 36,1 Mbit Distribueret RAM. Det understøtter feltprogrammerbar Gate Array (FPGA) teknologi og kan opnå fleksibelt design til forskellige applikationer
XCKU060-2FFVA1517I er blevet optimeret til systempræstation og integration under 20NM-processen og vedtager en enkelt ChIP og næste generations stablet siliciumforbindelsesteknologi (SSI). Denne FPGA er også et ideelt valg til DSP-intensiv behandling, der kræves til næste generations medicinske billeddannelse, 8K4K-video og heterogen trådløs infrastruktur.
XCVU065-2FFVC1517I-enheden giver optimal ydelse og integration på 20NM, inklusive seriel I/O-båndbredde og logisk kapacitet. Som den eneste avancerede FPGA i 20NM-procesnodeindustrien er denne serie velegnet til applikationer, der spænder fra 400 g netværk til storskala ASIC Prototype Design/Simulation.